周辺機器の充実した「MAX 10 NEEK」で本格的な開発を目指す(ソースコード)(1/2 ページ)

連載「MAX 10 FPGAで学ぶFPGA開発入門」の第8回、「周辺機器の充実した「MAX 10 NEEK」で本格的な開発を目指す」のソースコードです。

» 2016年09月09日 10時00分 公開
[PR/MONOist]
PR

・周辺機器の充実した「MAX 10 NEEK」で本格的な開発を目指す

List 1

  1. List 1:
  2. //=======================================================
  3. // This code is generated by Terasic System Builder
  4. //=======================================================
  5. module NEEK_LED(
  6. //////////// CLOCK //////////
  7. input ADC_CLK_10,
  8. input MAX10_CLK1_50,
  9. input MAX10_CLK2_50,
  10. input MAX10_CLK3_50,
  11. //////////// LEDR //////////
  12. output [9:0] LEDR,
  13. //////////// HEX //////////
  14. output [6:0] HEX0,
  15. output [6:0] HEX1,
  16. //////////// PS2 //////////
  17. inout PS2_CLK,
  18. inout PS2_CLK2,
  19. inout PS2_DAT,
  20. inout PS2_DAT2
  21. );
  22. //=======================================================
  23. // REG/WIRE declarations
  24. //=======================================================
  25. //=======================================================
  26. // Structural coding
  27. //=======================================================
  28. endmodule
List1
       1|2 次のページへ

提供:日本アルテラ株式会社
アイティメディア営業企画/制作:MONOist 編集部/掲載内容有効期限:2016年10月10日

Copyright © ITmedia, Inc. All Rights Reserved.