RISC-V向けOSおよび開発ツールの市場展開を見据え、事業化を推進:人工知能ニュース
イーソル、OTSL、京都マイクロコンピュータ、エヌエスアイテクスは、新エネルギー・産業技術総合開発機構の委託事業の成果について、RISC-V向けOSおよび開発ツールソリューションとして、各社で事業化を進めると発表した。
イーソルは2022年6月2日、OTSL、京都マイクロコンピュータ、エヌエスアイテクスと共同で、新エネルギー・産業技術総合開発機構(NEDO)の委託事業の成果について、2023年度の委託期間終了後にRISC-V向けのOSおよび開発ツールソリューションとして、各社で事業化を進めると発表した。
イーソルらは2020年7月から、NEDO委託事業「セキュアオープンアーキテクチャ向けコンパイラバックエンドおよび対応ランタイム環境の設計、開発」に取り組み、2021年度末までに仕様設計や試作を完了した。2022年度は機能検証や性能評価を進める予定だ。
同事業では、既存のRISC-Vコア向け開発環境をベースとして、現時点で不足しているOSや開発ツールを各社が強化するとともに、組み込みシステムの処理効率やリアルタイム性の確保に重点を置いている。
同事業においてイーソルは、RISC-V向けのマルチコア対応高性能ランタイム環境(RTE)の設計開発と、同社の並列化支援ツール「eMBP」のRISC-V対応に携わる。RISC-Vシミュレーターを利用した基本開発を終え、ハードウェアへの実装および評価を進めている段階だ。
OTSLは、RISC-Vや周辺デバイス向けハードウェアIPおよびRTEの機能強化と性能評価を進めている。また、京都マイクロコンピュータは、RISC-Vベクトル拡張(RVV)対応C言語コンパイラやツールチェーンの研究開発を、エヌエスアイテクスは、RVV対応のOpenCL、SYCL処理系の評価を進めている。
今後各社は、OSや開発ツールの市場投入を進めつつ、共同研究での連携を生かして、組み込みシステムを開発する機器メーカーなどがRISC-Vを活用できるよう、働きかけていく。
Copyright © ITmedia, Inc. All Rights Reserved.
関連記事
- ルネサスが64ビットRISC-Vコア搭載製品を発表、ローエンド汎用MPUの「RZ/Five」
ルネサス エレクトロニクスがオープンソースISA(命令セットアーキテクチャ)である「RISC-V」を採用した汎用MPU「RZ/Five」を発表。同社は、64ビットのRISC-V CPUを搭載する汎用MPUの開発は世界に先駆けた取り組みになるとしている。 - 統合開発ツールチェーンが64ビットRISC-Vコアに対応
IARシステムズ(IAR Systems)の開発ツール「IAR Embedded Workbench for RISC-V」が、64ビットRISC-Vコアに対応した。RISC-V用ビルドツールと機能安全認証済みツールチェーンも合わせて提供する。 - 車載向けMCUで高精度処理が可能、モデル予測制御技術の評価提供を開始
エヌエスアイテクスは、組み込みシステム向けMCUで動作可能なモデル予測制御技術の評価提供を開始する。RISC-Vベースの並列ベクトルプロセッサIP「DR1000C」を活用して、対象を高速かつ高度に制御する。 - 実効効率で世界トップクラスのエッジAIプロセッサアーキテクチャ、東工大が開発
NEDOと東京工業大学は、エッジ機器で高効率なCNN(畳み込みニューラルネットワーク)による推論処理が可能なプロセッサアーキテクチャを開発したと発表した。同プロセッサアーキテクチャに基づく大規模集積回路(LSI)も試作し、「世界トップレベル」となる消費電力1W当たりの処理速度で最大26.5TOPSという実効効率を確認している。 - ISO 26262のASIL Dに対応したRISC-Vベース32ビット汎用CPUを発売
エヌエスアイテクスは、ISO 26262のASIL Dに対応した、RISC-Vベースの32ビット汎用CPU「NS31A」の販売を開始する。自動車用途をはじめとした各種組み込みシステムの制御向けとなっている。 - 非パイプライン構造1ステージ化RISC-VプロセッサのFPGAのCPU回路効率を改善
ウーノラボは、RISC-Vを適用した非パイプライン構造の1ステージ化プロセッサについて、FPGAのCPU回路効率を改善した。これにより、動作周波数が従来の検証結果の2倍となる50MHzを記録した。