ニュース
セキュアなチップレット間Die-to-Die通信向けIPソリューションを発売:組み込み開発ニュース
CEVAは、完全子会社のIntrinsixを通じて、チップレット間でのDie-to-Die通信が可能な「Fortrix SecureD2D IP」を発売した。暗号化および復号用のアクセラレーターと、セキュアファブリックを介して通信するコントローラーを内蔵している。
CEVAは2022年1月26日、完全子会社のIntrinsixを通じて、チップレット間でのDie-to-Die通信が可能な「Fortrix SecureD2D IP」を発売した。
同IPは、HSoC(ヘテロジニアスSoC)内のセキュアなチップレット間通信を可能とするハードウェアベースのソリューションだ。暗号化および復号用のアクセラレーターと、セキュアファブリックを介して通信するコントローラーを内蔵している。
暗号化方式は、ECDSA、SHA2、AESなどに対応。IPパッケージの内容には、カスタマイズ可能なハイレベルのアプリケーションやローレベルのファームウェアAPIが含まれる。
同IPは、既に米国防総省のSHIP(最先端ヘテロジニアス統合パッケージング)プログラムにて選定、実装されているほか、ロッキード・マーティンやグローバル半導体メーカー1社にも採用されている。
Copyright © ITmedia, Inc. All Rights Reserved.
関連記事
- ヘテロジニアスデザインと先進的パッケージングがPPACtを改善
米国の大手半導体製造装置メーカーであるアプライド マテリアルズ(Applied Materials)のブログの抄訳を紹介する本連載。今回は、同社のMaster Classイベントで発表されたヘテロジニアスデザインと先進のパッケージング技術について紹介する。 - AI/ML向けプロセッサアーキテクチャ、処理能力は最大1200TOPS
CEVAは、AIやMLの推論ワークロードに適したプロセッサアーキテクチャ「NeuPro-M」を発表した。SoCとヘテロジニアスSoCの双方に対応する拡張性を有しており、処理能力はSoCやチップレットレベルで20〜1200TOPSとなっている。 - ルネサスの次世代車載用SoC向けに新型DSPコアのライセンス提供を開始
CEVAは、ルネサス エレクトロニクスの次世代車載用SoC向けに、新型DSPコアのライセンス提供を開始した。 - DSPとコントローラーの機能を備えた新しい汎用アーキテクチャ
CEVAは、DSPとコントローラーの2つの機能を備えた新しい汎用アーキテクチャ「CEVA-BX」を発表した。低消費電力で、DSPカーネルに求められる要件に対応可能なことから、自動車や産業機器分野におけるIoTデバイスへの利用が見込まれる。 - 提携によりエッジデバイスのAIパフォーマンスが20倍以上に
米CEVAとイスラエルのBroadmann17は、パートナーシップを締結した。CEVA-XMプラットフォームとBrodmann17のディープラーニング技術を組み合わせることで、エッジデバイスにおけるディープラーニングパフォーマンスと電力効率が向上する。 - Googleの機械学習を組み込み機器に展開、CEVAの第2世代ニューラルネットワーク
CEVAがマシンラーニング向けフレームワーク「CDNN」の第2世代製品「CDNN2」を発表した。ADASや監視カメラ、ドローン、ロボットなどでGoogleの「TensorFlow」を利用できる。